芯学长 | 掌握芯资讯,引领芯未来

您当前所在位置:首页 > 芯片设计 > 数字IC前端

IC高频名词及缩写——数字前端设计

发布时间:2023-07-26来源:芯学长 0

DE Design

EDA Electronic Design Automation 电子设计自动化,EDA 工具的集合名称

VCS synopsys 公司的数字前端仿真工具

Verdi synopsys 公司的数字前端 debug 工具(看波形)

NCSIM cadence 公司的数字前端仿真工具

Vivado Vivado FPGA 厂商赛灵思公司的集成设计环境

Modelsim mentor 公司的数字前端仿真工具,也叫 QUESTASIM

ICC (IC Compiler )synopsys 公司用于自动布局布线的一款软件

FSDB 常用的波形文件格式,用 Verdi 打开

VCD (value change dump) 一个通用的波形文件格式

Verilog 硬件描述语言(RTL 代码)

RTL (Register Transformation Level)寄存器传输级,使用 verilog 来描述的层次

SV SystemVerilog 硬件设计和验证的语言(验证用 SV 多)

Shell/Python /Perl 一种脚本语言

TCL (tool command language)工具命令语言,调度各个软件的脚本语言

同步 FIFO (first in first out)读写应用同步时钟,一般作为交互数据的缓冲

异步 FIFO 读写应用同步时钟,实现数据在不同时钟域进行传递;实现不同数据宽度的数据接口

AMBA (Advanced Microcontroller Bus Architecture)开放性的片上总线标准,独立于处理器和工艺技术

APB (Advanced Peripheral Bus )ARM 公司推出的 AMBA 总线规范之一,主要用于低带宽的外设之间的连接

AHB (Advanced High-Performance Bus ) ARM 公司推出的 AMBA 总线规范之一,主要用于高性能模块之间的连接

AXI (Advanced eXtensible Interface) ARM 公司推出的 AMBA 总线规范之一,一种面向高性能、高带宽、低延迟的片内总线

SPI (Serial Peripheral Interface) 串行外设接口,是一种高速的、全双工、同步的通信总线

I2C (Inter-Integrated Circuit) I2C 是一种常用的多向控制总线,只有两根线

UART (Universal Asynchronous Receiver/Transmitter ) 通用异步收发传输器,一种常见的 IP 模块

PCIE (Peripheral Component Interconnect Express) 外设组件互连标准,一种常见的总线标准

USB (Universal Serial Bus )通用串行总线,一种高速的连接外设的总线协议

IC (Integrated Circuit) 集成电路

ASIC (Application Special Integrated Circuit) 专用集成电路

FPGA (Field Programmable Gate Array) 现场可编程门阵列

SOC (System on Chip)片上系统,一般指规模比较大的芯片

MCU (Micro Controller unit) 微控制器,主控模块

ALU (arithmetic and logic unit)算术逻辑单元

DSP (Digital Signal Processing) 数字信号处理模块

CPLD (Complex Programmable Logic Device)复杂可编程器件,和 FPGA 类似

IP Intellectual Property 知识产权

FE Front End 前端,IC 设计中的前端设计流程

DV Design Verification 验证,IC 设计中的验证流程

BE Back End 后端, IC 设计中的后端设计流程

FULLCHIPfullchip level 常用于数字前端设计和验证,指系统级和芯片级

GLS gate-level simulation 指数字验证中的门级仿真

LPS low power simulation 低功耗仿真

STA Static Timing Analysis 静态时序分析,数字 IC 设计流程中的重要环节

Netlist 门级网表,一般是 RTL Code 经过综合工具生成的网表文件

DFT Design for Test 为了增强芯片可测性而采用的一种设计方法

Layout 版图 指芯片最终生成的版图

Tapout 流片 将最终的版图文件送到工艺厂去生产

CDC (clock domain crossing) 异步时钟时序检查,是数字设计中的重要步骤

DMA (Direct Memory Access )直接内存存取

RAM (Random Access Memory )随机存储器

ROM (Read Only Memory) 只读存储器,具有非易失性

EEPROM (Electrically Erasable Programmable Read-Only Memory) 电可擦除只读存储器

DRAM (Dynamic Random Access Memory)动态随机存取存储器,最为常见的系统内存

SRAM (Static Random Access Memory )静态随机存取存储器

FLASH (Flash EEPROM Memory)闪存

SPEC (specification )说明书,产品规范,每个岗位工程师都要写相应的 spec

DDR (Double Data Rate Synchronous Dynamic Random Access Memory) 双数据率同步动态随机存储器

第一代 SDR SDRAM 单边沿传输数据

第二代 DDR SDRAM 允许在时钟脉冲的上升沿和下降沿传输数据

第三代 DDR2 SDRAM 拥有两倍于上一代 DDR 内存预读取能力(即 4bit 数据读预取能力)

第四代 DDR3 SDRAM 具备更低的工作电压(1.5v),240 线接口,支持 8bit 预读

第五代 DDR4 SDRAM 16bit 预取机制(DDR3 为 8bit),同样内核频率下理论速度是 DDR3 的两倍

【免责声明】:本站部分文章为转载或网友发布,目的在于传递和分享信息,并不代表本网赞同其观点和对其真实性负责;文章版权归原作者及原出处所有,如涉及作品内容、版权和其它问题,我们将根据著作权人的要求,第一时间更正或删除。

文章评价

-   全部 0 条 我要点评

有疑惑?
在线客服帮您
029-81122100

立即咨询 >